雖然 Zen 6 處理器架構會率先導入到 EPYC 系列處理器,但已經有人揭露 Zen 6 處理器架構的可能規格。
X 平台上的 @HXL 揭露了 Zen 6 處理器架構的 CCD 核心數量、L3 Cache 大小、製程以及尺寸大小,同時也與 Zen 5、4、3 以及 2 處理器架構的 CCD 進行比較。

曝光的資訊來看,採用 TSMC N2 製程的 Zen 6 處理器架構,尺寸大小提升至 76mm2 的 CCD 將會提升至 12 核心(Zen 3、4 與 5 只有 8 核心),在這樣的核心數之下,L3 Cache 也會從 32MB 增加至 48MB。
若消息屬實,意味著新一代的 Ryzen 處理器將會有 24 核心 48 執行緒的選項;目前期間的 Ryzen 9 9950X3D 為 16 核心 32 執行緒配置,但因為 2 代 3D V-Cache 加持下,使其擁有高達 128MB 的 L3 Cache。
當然,現階段的 AMD 並不會承認與回應任何有關於 Zen 6 處理器架構的資訊。
只是,從早前 AMD 的各種資訊來看,Zen 6 處理器架構會率先在代號為 Venice 的新一代 EPYC 處理器導入,時間點預計是 2026 下半年;至於代號 Medusa 的新一代 Ryzen 處理器,從各方資訊推測,其推出時間點可能要到 2027 年。
Zen2 CCD: 2*4 Core 2*16 MB L3 TSMC N7 ~77 mm2
Zen3 CCD: 8 Core 32MB L3 TSMC N7 ~83 mm2
Zen4 CCD : 8 Core 32MB L3 TSMC N5 ~72 mm2
Zen5 CCD : 8 Core 32MB L3 TSMC N4 ~71 mm2
Zen6 CCD : 12 Core 48MB L3 TSMC N2 ~76 mm2
— HXL (@9550pro) January 30, 2026